<ruby id="91d1d"><b id="91d1d"><var id="91d1d"></var></b></ruby>
    <p id="91d1d"><mark id="91d1d"></mark></p>

      <p id="91d1d"></p><output id="91d1d"></output>
      <ruby id="91d1d"><mark id="91d1d"><progress id="91d1d"></progress></mark></ruby>
        <output id="91d1d"></output>

        <output id="91d1d"><cite id="91d1d"><progress id="91d1d"></progress></cite></output>
              <p id="91d1d"></p>

                          <ruby id="91d1d"></ruby><p id="91d1d"><mark id="91d1d"><progress id="91d1d"></progress></mark></p>
                              上海 江苏 浙江 安徽 PCB培训 PCB行业平台 邮箱登陆 联系我们
                              纬亚联系电话:0512-57933566
                              高速PCB电路板信号完整性设计之布线技巧服务

                              联系我们

                              昆山纬亚PCB生产基地联系方式
                              昆山纬亚电子科技有限公司

                              公司地址:昆山市千灯镇善浦西路26号
                              公司电话Tel:0512-50139595
                              电子邮件Email: steven@pcbvia.com

                              首页  技术支持  资料中心高速PCB电路板信号完整性设计之布线技巧

                              高速PCB电路板信号完整性设计之布线技巧

                              发布时间:2016-05-18 08:35:19 分类:资料中心

                              在高速PCB电路板设计和制造过程中,工程师需要从布线、元件设置等方面入手,以确保这一PCB板具有良好的信号传输完整性。在今天的文章中,我们将会为各位新人工程师们介绍PCB信号完整性设计中常常用到的一些布线技巧,希望能够对各位新人的日常学习和工作带来一定的帮助。

                              在高速PCB电路板设计过程中,其基板的印刷电路的成本与层数、基板的表面积是成正比关系的。因此,在不影响系统功能和稳定性的前提下,工程师应该尽可能地用少层数满足实际设计需要,从而致使布线密度不可避免地增大,而在PCB布线设计中,其走线宽度越细,间隔越小,信号间串扰就越大,其能传送功率越小。因此,走线尺寸的选择必须考虑到各方面的因素。

                              在PCB的布线设计过程中,工程师需要遵循的原则主要有以下几点:

                              首先,在布线的过程中设计人员应当尽可能地减少高速电路器件管脚间引线的弯折,采用45?折线,减少高频信号对外的反射和相互间的耦合。

                              其次,在进行PCB板的布线操作时,设计人员尽可能地缩短高频电路器件管脚间的引线以及管脚间引线的层间交替。高频数字信号走线应尽可能远离模拟电路和控制电路。
                               

                              除了上面提到的几点PCB布线的注意事项之外,在对待差分信号的问题上,工程师也是需要谨慎处理的。因为差分信号幅度相等且方向相等,所以两条信号线产生的磁场是彼此互相抵消的,因此能有效降低EMI。差分线的间距往往会导致差分阻抗的变化,差分阻抗的不一致将严重影响信号完整性,所以,在实际差分布线时,差分信号的两条信号线相互间长度差必须控制在信号上升沿时间的电气长度的20%以内。如果条件允许,差分走线必须满足背靠背原则,且在同一布线层内。而在差分布线的线间距设置上,工程师需要确保其至少大于等于1倍以上线宽。而差分走线与其他信号线间间距应大于三倍的线宽。

                              来源:高速PCB电路板信号完整性设计之布线技巧

                              浏览"高速PCB电路板信号完整性设计之布线技巧"的人还关注了

                              版权所有:昆山纬亚电子科技有限公司      技术支持:李麟
                              必赢平台 义马市| 保德县| 维西| 离岛区| 松原市| 宜良县| 本溪| 惠东县| 阿拉善右旗| 永修县| 灵寿县| 舞阳县| 榆中县| 道真| 鄂尔多斯市| 寻甸| 山阴县| 周宁县| 南澳县| 陈巴尔虎旗| 德州市| 新营市| 嘉峪关市| 天津市| 沁源县| 景谷| 上思县| 抚州市| 襄汾县| 正宁县| 周口市| 英德市| 德惠市| 楚雄市| 桦甸市| 江津市| 怀仁县| 京山县| 曲水县| 左云县| 娱乐| http://444 http://444 http://444 http://444 http://444 http://444