1. <dd id="9ailp"><cite id="9ailp"></cite></dd>
      2. <option id="9ailp"><nobr id="9ailp"><code id="9ailp"></code></nobr></option>
      3. <optgroup id="9ailp"></optgroup>
        <var id="9ailp"><u id="9ailp"></u></var>

        1. <nobr id="9ailp"><nobr id="9ailp"></nobr></nobr>
          上海 江苏 浙江 安徽 PCB培训 PCB行业平台 邮箱登陆 联系我们
          纬亚联系电话:0512-57933566
          高速PCB设计中高速信号的走线规则服务

          联系我们

          昆山纬亚PCB生产基地联系方式
          昆山纬亚电子科技有限公司

          公司地址:昆山市千灯镇善浦西路26号
          公司电话Tel:0512-50139595
          电子邮件Email: steven@pcbvia.com

          首页  技术支持  资料中心高速PCB设计中高速信号的走线规则

          高速PCB设计中高速信号的走线规则

          发布时间:2016-08-11 08:33:15 分类:资料中心

            规则一:高速信号走线屏蔽规则

            在高速的PCB设计中,时钟等关键的高速信号线,走需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。

            建议屏蔽线,每1000mil,打孔接地。

            规则二:高速信号的走线闭环规则

            由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现这种失误,时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。

            规则三:高速信号的走线开环规则

            规则二提到高速信号的闭环会造成EMI辐射,同样的开环同样会造成EMI辐射。

            时钟信号等高速信号网络,在多层的PCB走线的时候产生了开环的结果,这样的开环结果将产生线形天线,增加EMI的辐射强度。在设计中我们也要避免。

            规则四:高速信号的特性阻抗连续规则

            高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加EMI的辐射,也就是:同层的布线的宽度必须连续,不同层的走线阻抗必须连续。

            规则五:高速PCB设计的布线方向规则

            相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加EMI辐射,相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。

            规则六:高速PCB设计中的拓扑结构规则

            在高速PCB设计中有两个为重要的内容,就是线路板特性阻抗的控制和多负载情况下的拓扑结构的设计。在高速的情况下,可以说拓扑结构的是否合理直接决定,产品的成功还是失败。

            我们经常用到的菊花链式拓扑结构。这种拓扑结构一般用于几Mhz的情况下为益。高速的拓扑结构我们建议使用后端的星形对称结构。

           

          来源:高速PCB设计中高速信号的走线规则

          浏览"高速PCB设计中高速信号的走线规则"的人还关注了

          版权所有:昆山纬亚电子科技有限公司      技术支持:李麟
          必赢平台 潮安县| 梓潼县| 合川市| 黄大仙区| 文成县| 鹰潭市| 延寿县| 武乡县| 灵宝市| 景泰县| 林甸县| 瓮安县| 红安县| 漳平市| 巴里| 江孜县| 苏尼特左旗| 大城县| 哈密市| 高淳县| 浙江省| 法库县| 蒙山县| 广灵县| 金溪县| 县级市| 陵川县| 德惠市| 怀来县| 花莲市| 砚山县| 蕉岭县| 凤阳县| 宣武区| 博客| 遂昌县| 合山市| 朝阳区| 卢湾区| 平阴县| 双桥区| http://444 http://444 http://444 http://444 http://444 http://444